Современный подход к разработке систем на ПЛИС подразумевает автоматизацию многих процессов, в том числе и автоматизированное получение исполняемого кода на языках VHDL или Verilog. Использование MATLAB, Simulink и специализированных тулбоксов позволяет построить оптимизированный процесс разработки и реализации алгоритмов на ПЛИС с автоматизацией многих этапов, в том числе таких трудоёмких, как создание и верификация кода.

В процессе вебинара мы продемонстрируем подобный рабочий процесс на практическом примере. По ходу демонстрации мы разработаем поведенческую модель реализуемого алгоритма, оптимизируем её с точки зрения использования ресурсов ПЛИС, сгенерируем и протестируем HDL-код, а также реализуем алгоритм на выбранной аппаратной платформе.

Основные темы вебинара:

  • Разработка моделей цифровых алгоритмов в MATLAB и Simulink
  • Автоматический перевод моделей в арифметику с фиксированной точной
  • Автоматическая генерация исполняемого HDL-кода
  • Библиотека IP ядер, разработанных в РФ
  • Автоматическая генерация тестовых векторов для верификации кода

Тестирование алгоритма на аппаратной платформе

30 марта
Вторник
Онлайн

11:00

28 дней до начала

Спикеры

Марат Усс Марат Усс

Марат специализируется на системах цифровой обработки сигналов, системах обработки изображений и компьютерного зрения, а также радиолокационных системах. В 2010 году окончил Московский Энергетический Институт по специальности "Радиотехника". Имеет многолетний опыт разработки в средах MATLAB и Simulink.

Сферы применения

Поделиться

${message}

${message}